崗位職責:
1.主導航電冗余系統(如雙余度/三模冗余飛行控制計算機、傳感器數據交叉校驗邏輯)的FPGA功能定義與架構設計。
2.設計抗單粒子翻轉(SEU)的容錯電路(如TMR三模冗余、EDAC糾錯編碼),滿足DO-254 DAL-B/C級安全性要求。
3.基于VHDL/Verilog實現航電關鍵功能(如高精度時間同步、ARINC 429/RS-485協議解析、高速數據采集)。
4.優化FPGA資源(邏輯單元、BRAM、DSP)利用率,解決多時鐘域、高速信號完整性(SI)與功耗問題。
5.搭建UVM/SystemVerilog驗證平臺,完成FPGA功能覆蓋率測試(包括故障注入測試、邊界條件極端測試)。
6.支持航電系統適航認證,輸出DO-254要求的全生命周期文檔(需求追蹤矩陣、驗證計劃、問題溯源報告)。
7.與硬件團隊協同設計高速PCB(如LVDS接口、SerDes通道布局),解決信號延遲、EMI干擾問題。
8.支持航電硬件在環(HIL)測試,定位FPGA固件與外部設備(傳感器/執行器)的交互故障。
任職要求:
1.碩士及以上學歷,電子工程、微電子、計算機工程等相關專業。
2.具有3年以上航電/航天領域FPGA開發經驗。
3.精通VHDL/Verilog,熟練使用Xilinx Vivado/Intel Quartus工具鏈,掌握TCL腳本自動化流程。
4.熟悉航電接口協議(ARINC 429/664、MIL-STD-1553、CAN總線)。
5.了解數字電路底層設計(時序約束、跨時鐘域同步、低功耗狀態機設計)。
6.精通航電系統冗余架構(如雙通道熱備份、多節點仲裁邏輯),熟悉RTCA DO-254/DO-160標準。
7.了解航空電子高可靠性設計(如IP核冗余、看門狗監控、安全啟動機制)。
8.有基于Zynq UltraScale+ MPSoC的軟硬協同開發經驗(PS-PL數據交互優化)。
9.掌握Python/Tcl/C++自動化測試腳本開發能力。